pcb过孔漏铜

一、pcb覆铜技巧

1、如果PCB的地较多,有SGND、AGND、GND,等等,就要根据PCB板面位置的不同,分别以最主要的“地”作为基准参考来独立覆铜,数字地和模拟地分开来敷铜自不多言,同时在覆铜之前,首先加粗相应的电源连线:5.0V、3.3V等等,这样一来,就形成了多个不同形状的多变形结构。

2、对不同地的单点连接,做法是通过0欧电阻或者磁珠或者电感连接;

3、晶振附近的覆铜,电路中的晶振为一高频发射源,做法是在环绕晶振敷铜,然后将晶振的外壳另行接地。

4、孤岛(死区)问题,如果觉得很大,那就定义个地过孔添加进去也费不了多大的事。

5、在开始布线时,应对地线一视同仁,走线的时候就应该把地线走好,不能依靠于覆铜后通过添加过孔来消除为连接的地引脚,这样的效果很不好。

6、在板子上最好不要有尖的角出现(《=180度),因为从电磁学的角度来讲,这就构成的一个发射天线!对于其他总会有一影响的只不过是大还是小而已,我建议使用圆弧的边沿线。

7、多层板中间层的布线空旷区域,不要敷铜。因为你很难做到让这个敷铜“良好接地”

8、设备内部的金属,例如金属散热器、金属加固条等,一定要实现“良好接地”。

9、三端稳压器的散热金属块,一定要良好接地。晶振附近的接地隔离带,一定要良好接地。总之:PCB上的敷铜,如果接地问题处理好了,肯定是“利大于弊”,它能减少信号线的回流面积,减小信号对外的电磁干扰。

二、pcb覆铜设置

1、pcb覆铜安全间距设置:

覆铜的安全间距(clearance)一般是布线的安全间距的二倍。但是在没有覆铜之前,为布线而设置好了布线的安全间距,那么在随后的覆铜过程中,覆铜的安全间距也会默认是布线的安全距离。这样与预期的结果不一样。

一种笨方法就是在布好线之后,把安全距离扩大到原来的二倍,然后覆铜,覆铜完毕之后再把安全距离改回布线的安全距离,这样DRC检查就不会报错了。这种办法可以,但是如果要重新更改覆铜的话就要重复上面的步骤,略显麻烦,最好的办法是单独为覆铜的安全距离设置规则。

另一种办法就是添加规则了。在Rule的Clearance里面,新建一个规则Clearance1(名称可以自定义),然后再WheretheFirstObjectmatches选项框里面选择Advanced(Query),单击QueryBuilder,然后出现BuildingQueryfromBoard对话框。

在此对话框中第一行下拉菜单中选择默认项ShowAllLevels,在ConditionType/Operator下面的下拉菜单中选择ObjectKindis,在右边的ConditionValue下面的下拉菜单中选择Ploy,这样QueryPreview中就会显示IsPolygon,单击OK确定,接下来还没有完,完全保存时会提示错误:

接下来只要在FullQuery显示框中将IsPolygon改为InPolygon就可以,最后在Constraints里面修改你自己需要的覆铜安全间距。有人说布线的规则优先级高于覆铜的优先级,覆铜的话也肯定是遵守布线安全间距的规则,需要在布线的安全间距规则里面把覆铜这个例外给加上。

具体做法是在FullQuery里面注释上notInPolygon。其实这么做完全没有必要,因为优先级是可以更改的,设置规则的主页面左下角有个选项priorities,把覆铜的安全间距规则的优先级提高到高于布线的安全间距规则,这样就互不干扰了,完毕。

2、pcb覆铜线宽设置:

覆铜在选择Hatched还有None两种模式的时候,会注意到有个设置TrackWidth的地方。如果你选择默认的8mil,并且你覆铜所连接的网络在设置线宽范围的时候,最小的线宽大于8mil,那么在DRC的时候就会报错,在刚开始的时候也没有注意到这一细节,每次覆铜之后DRC都有很多的错误。

是在Rule的Clearance里面,新建一个规则Clearance1(名称可以自定义),然后再WheretheFirstObjectmatches选项框里面选择ADVANCED(Query),单击QueryBuilder,然后出现BuildingQueryfromBoard对话框,在此对话框中第一行下拉菜单中选择ShowAllLevels(默认为此项)。

然后在ConditionType/Operator下面的下拉菜单中选择ObjectKindis,然后再右边的ConditionVALUE下面的下拉菜单中选择Ploy,这样在右边QueryPreview中就会显示IsPolygon,单击OK确定保存退出,接下来还没有完,在FullQuery显示框中将IsPolygon改为InPolygon(DXP中的bug必须这样改,2004版本好像不用改)。

最后一步了,下面就可以在Constraints里面修改你自己需要的间距了(根据你们的制版工艺水平)。这样就只影响铺铜的间距,不影响各层布线的间距了。

今晚八点《无刷驱动器PCB绘制实战—布局及走线抗干扰规范》

1、资深电子设计工程师教你无刷电机驱动器PCB设计,从抗干扰布局到小型化设计思路再到无刷电机PCB走线思路。

2、各种实战开发经验带你深入了解无刷电机驱动器PCB设计,帮助你提高对无刷电机PCB绘制的规则的认识。

3、 PCB设计的整体思维,绘制PCB需要分为几个步骤,电路方案分析,选型分析,布局分析,PCB走线分析,综合分析的整体思维。

本期直播主题

1.如何绘制一个稳定可靠的DCDC-BUCK电路。

2.单点接技巧,GND敷铜技巧,布局技巧。

3.无刷驱动器PCB绘制实战——回答一万个为什么

免费报名观看直播

(0)

相关推荐

  • PCB覆铜很“上头”?一文帮你搞定实操要点和规范!

    PCB覆铜很“上头”?一文帮你搞定实操要点和规范!

  • ESC32硬件

    经过一个星期的画PCB,今天终于化了,整体看上去还比较满意,具体的性能还得等后期制板.测试才知道. 这个电路属于低频功率型板,相对高频板信号质量就要求不高了,所以也就不用考虑信号完整性等问题了. 等完 ...

  • PCB过孔的孔径大小对通流的影响

    再把大家回答上期问题的汇总表发一下,因为从阅读量上来看,答题文章的关注度总是差一点,也是为了让大家看到行业对这个问题的一些观点: 我们先用Saturn的工具来算一下过孔的载流,还是采用IPC2152修 ...

  • PCB设计敷铜时的天线效应

       设计pcb时,覆铜区域一定要注意接地的完整性,这几天解决的干扰问题就是因为覆铜区域接地不完整导致随机的干扰问题: 关于PCB设计敷铜时的天线效应 出于让PCB 焊接时尽可能不变形的目的,大部分P ...

  • PCB设计当中过孔的设计规范

    作者:郑振宇,来源:凡亿PCB微信公众号 过孔(via)是多层PCB的重要组成部分之一,钻孔的费用通常占PCB制板费用的30%到40%.从设计的角度来看,一个过孔主要由两个部分组成,一是中间的钻孔(d ...

  • pcb覆铜间距规则设置

    一.覆铜的安全间距设置 覆铜的安全间距(clearance)一般是布线的安全间距的二倍.但是在没有覆铜之前,为布线而设置好了布线的安全间距,那么在随后的覆铜过程中,覆铜的安全间距也会默认是布线的安全距 ...

  • PCB覆铜时的安全距离

    覆铜的安全间距(clearance)一般是布线的安全间距的二倍.但是在没有覆铜之前,为布线而设置好了布线的安全间距,那么在随后的覆铜过程中,覆铜的安全间距也会默认是布线的安全距离.这样与预期的结果不一 ...

  • 高速PCB差分过孔HFSS仿真分析与优化

    信号完整性在高频高速电路中十分重要,差分过孔的不连续性会严重影响到信号的完整性,针对高速印制电路板(printed circuit board,PCB)中差分信号与共模信号对差分过孔的低反射.高传输和 ...

  • PCB上10A的电流需要走多宽的线?需要几个过孔?

    以上为广告 还记得上大学时,参加飞思卡尔智能车比赛,做的一块板子,因为电源走线过细,导致一上电线直接烧断了,只能外部飞线代替. 上班了,公司的PCB一般都是6层.8层.10层,摆件密,空间非常有限,有 ...

  • PCB覆铜规则

    PCB覆铜规则