PCI Express 5.0规范正式发布
PCI-SIG ® 于5月29日正式宣布推出的PCI Express ®(的PCIe ®)5.0规范,达到32GT/S的传输速率,同时保持低功耗和向后兼容以前的几代技术。
“新的数据密集型应用正在推动对前所未有的性能水平的需求”PCI-SIG主席兼总裁Al Yanes表示。“在18个月内完成PCIe 5.0规范是一项重大成就,这是由于我们的成员致力于不断发展PCIe技术以满足行业的性能需求。在可预见的未来,PCIe架构将继续成为高性能I/O的事实标准。“
27年来,PCI-SIG不断推出新版本的I / O标准,使设计人员能够适应下一代系统所需的带宽永无止境的增长,同时保留对上一代接口和软件的兼容,从最初的峰值带宽133MB/秒(第一个32位并行版本)增加到64GB/秒(PCIE5.0 X16),增长了480倍!
PCIe 5.0规范要点
Delivers 32GT/s raw bit rate and up to 128 GB/s via x16 configuration
Leverages and adds to the PCIe 4.0 specification and its support for higher speeds via extended tags and credits
Implements electrical changes to improve signal integrity and mechanical performance of connectors
Includes new backwards compatible CEM connector targeted for add-in cards
Maintains backwards compatibility with PCIe 4.0, 3.x, 2.x and 1.x
继2010年PCI Express 3.0发布后的长期差距之后,PCI-SIG制定了加速连续PCIe标准的开发和发布的计划。按照这个计划,2017年底该组发布了PCIe 4.0,使PCIe 3.0的带宽翻了一番。现在PCIe 4.0发布不到两年 - 现在该标准的第一个硬件刚刚登陆 - 该组再次推出了PCIe 5.0规范,这再次使PCI Express链路上的可用带宽增加了一倍。
PCIe应用广泛,可连接PC上的大部分设备。与PCI-SIG正常三年换代的节奏相比,PCIe 4.0标准出现较晚,PCIe 3.0在2010年出现,与PCIe 4.0标准的发布相差7年。
PCIe 5.0主要用于追求高吞吐量的高性能设备,如用于AI工作的GPU和网络应用。这意味着许多PCIe 5.0设备将出现在数据中心,而PC等需求不太强烈的产品将使用PCIe 4.0接口。
PCIe 4.0带来了64GBps的吞吐量,而PCIe 5.0则将其增加到128GBps吞吐量。两个版本仍然使用PCIe 3.0首次推出的128b/130b编码方案。PCIe 5.0还带来了其他功能,例如电气层面的改变提高了信号完整性,及向后兼容以前版本的PCIe。