Tiger Lake Y的L3缓存将巨幅提升:每核心配备3MB,相比Ice Lake提升50%
现在几个新的Tiger Lake Y(TGL-Y)和Tiger Lake U(TGL-U)条目已开始出现在Geekbench 4和SiSoftware数据库中。Tiger Lake是计划定于明年接替Ice Lake(ICL)的下一代英特尔处理器。
从Geekbench 4的新条目中可以看到这颗Tiger Lake Y处理器具有4核心8线程的配置,这与之前7月份发现的芯片相同。但是,这一次,我们可以看到有关缓存配置的更多信息。
根据Geekbench 4的数据显示,这颗Tiger Lake Y处理器具有高达12MB的L3缓存,这相当于每核心3MB。相比之下,Ice Lake仅仅具有每个内核512KB的L1缓存和2MB的L3缓存。
Tiger Lake处理器将采用英特尔的Gen 12(第12代)图形处理单元。Gen 12核显将会是Intel十年来核显架构变化最大的一代,每个子区块的EU数量从8个增加到16个,有助于GPU的规模扩大,Xe显卡也会基于Gen 12架构,并且他们将会共同之处名为“显示状态缓存(Display State Buffer)”的新特性,它可以帮助减少加载时间和CPU活动,从而使内容切换更快。
Gen 12拥有多达96个执行单元(EU),总共有768个着色器,而Gen 11最多仅具有64个执行单元(EU),因此,Gen 12核显相比Gen 11最少有50%的性能提升。
赞 (0)