NAND flash学习所获

Nand Falsh外围电路:peripheral circuit

1.Nand flash里至少有2个state Machine(controller),即2个主控。

一个主控:负责处理前端事情。

一个主控:负责后端任务处理。

2.DDC:Dynamic Data cache(包括SDC,PDC,TDC,DDC1,DDC2),有的解析为Page buffer,或者sense Amps。

镁光的NAND flash:L94C:单die 8G,L95B:单die 16G

大致的物理结构图:

所以体积:2个L94C颗粒 > 1个L95B颗粒

3.Block Select Circuit

4.Data Path(把数据传送到接口的通路)

5.charge Pump(把外部供给的5V电压--->内部20V)

Bl:bitline又分为ABL(all bitline) SBL(Sheild bitline)

注意:16K的page:会有16384根bitline。

注意:L95B为SBL

1WL下有4个page:even lower page,odd lower page,even upper page,odd upper page

  phsion emmc颗粒L94C。

open block:没写完的Block

  a.slc open:写小数据

  b.Mlc open:写大数据

  c.slc backup:备份

一般一个颗粒中 bitline会保留一些余量,我们是看不到的。bitline如果坏了,是可以做替换repaire的。

一个颗粒中,Dummy wordline会有2个,最顶上一个和最底下一个。

NVDDR1模式:发cmd时,以clk的上升沿触发

Data Input时:NVDDR1和NVDDR2以DQS为准;Asy模式以WR信号为准

Data output时:Asy模式以RE为准,且在稳定期,发出数据。

VT:阀值电压

VT(ER)< VT(pro)

program Distrub:会引起如右边的虚线,从而可能导致一次read读取的数据出错,需要read retray,而read retray次数,由你编程决定。

L0是少于0,其它L都是大于0

Write:FC中有电子 0

Erase:FC中无电子 1

注意:阀值电压:VT(ER)<VT(RD)< VT(Wr)

注意:Vpass>VT(write)>VT(Erase)

回流焊:最高温度260度,200度以10S

镁光/记忆:只能保证2次回流焊。

镁光的颗粒,Spec上说3K PEC,实际可达到5K~7K

东芝的颗粒,Spec上3K,那就3K。

one pass program:电压控制比较难

two pass program:2,8原理。

判断V(read)是P/E状态:

(1):先充电bitline===》Bl一个高电压VD。

(2):其它三极管加Vpass电压。

(3):给V(read)加0

状态图:

(0)

相关推荐

  • 威刚展示单条台式机32GB内存,使用镁光的16Gb内存颗粒

    英特尔最近为发烧友和专业用户在部分平台上增加了对基于16Gb内存颗粒的单条32GB内存的支持,不过目前只有三星才能提供32GB的无缓冲内存条.而随着其他内存供应商的跟进,这一局面将发生改变.在本次台北 ...

  • 一站式解决:消费级M.2固态硬盘导购(附同平台测试)2021版

    看过了很多评测,还是不知道固态硬盘怎么买? 测试平台不同,测试结果鸡同鸭讲无法对比? 款式太多,总是下不了决心? ▼ 这次破晓把主流的M.2固态都放到一起测试,给你一个最直观的结果,结 尾 会 有 速 ...

  • 内存涨价有多疯狂?让你后悔买房!

    "现在配电脑连根内存条都买不起了."近期内存条价格上涨迅猛,以8GB的金士顿内存为例,相比去年200到300元的价格,现在已经涨到了800元左右,足足涨了3倍,占到主机价格的接近3 ...

  • 芝奇也要召唤神龙?五彩颜色的Trident Z DDR4内存来了

    仙德法歌: 游客: 单条128? 厉害 bolvar: 不可能是单条,是128GB套装,单条最高应该是32GB,这已经很强了. 游客: 2014-04-08 :宣布首款单条64GB DDR4内存之后, ...

  • 下代iPhone要换QLC?元器件涨价苹果也顶不住

    早在2018年,锤子科技就将1TB存储引入到了智能手机中,时隔三年后,苹果也为iPhone 13 Pro/iPhone 13 Pro Max带来了1TB存储的版本.然而日前有研究报告指出,芯片短缺问题 ...

  • 存储芯片研究框架—NAND Flash深度报告

    存储芯片研究框架-Nor Flash深度报告 ---- / END / ---- 注:如有遗漏错误之处请指正,联系方式如下:

  • 岳云鹏女儿学习小提琴获称赞,一副艺术家的派头

    现在越来越多的家长选择让孩子学习音乐,我们大家都喜爱的小岳岳也加入了琴童家长的行列,他的大女儿岳麓一穿着一身黑色运动装,面对琴谱煞有介事地演奏着. 她的老师国家大剧院管弦乐团助理首席马魏家称赞其表现得 ...

  • 智能座舱之存储篇第三篇---NAND Flash 一眼就看明白了

    作者 / 阿宝 编辑 / 阿宝 出品 / 阿宝1990(微信ID woabao1990) 上期内容我们重点说了NAND FLASH本身的一些特殊性,比如写之前要进行擦除,而且存在坏块的可能性性,所以很 ...

  • EEPROM和FLASH,NAND FLASH和NOR FLASH有什么区别?

    存储器分为两大类:RAM和ROM,RAM就不讲了,主要讨论ROM. ROM最初是不能编程的,出厂什么内容就永远什么内容,不灵活. 后来出现了PROM,可以自己写入一次,要是写错了,只能换一片,自认倒霉 ...

  • 如何为系统选择合适的NAND FLASH

    在设计使用NAND FLASH的系统时选择适当的特性平衡非常重要.闪存控制器还必须足够灵活以进行适当的权衡.选择正确的闪存控制器对于确保闪存满足产品要求至关重要.   NAND FLASH是一种大众化 ...

  • Inside NAND Flash Memories.中文版. Chatper 2 [2.1

    2.1 Introduction   半导体存储器分类: RAM:Random Access Memories--掉电丢失 ROM:Read Only Memories--只读,出厂时写好:掉电不丢失 ...

  • nand flash基础——浮栅结构

    nand flash cell使用一种特殊的场效应管,结构如下图所示.control gate是控制栅极,即一般意义上的栅极:相对于普通场效应管增加了floating gate,即浮栅结构,与外界没有 ...

  • nand flash基础——基本操作

    nand flash最基本的操作就是读写擦. 读 对于处于被擦除状态的cell, Vth都在0V(Vread)以下:而被写之后的cell,Vth则处于0V(Vread)和Vpassr之间.Vpassr ...

  • nand flash基础——基本结构

    Array 在String中,cell是串行方式连接的,一般32或64个一组,两端分别通过MSL连接到source line,MDL连接到bit line,并分别由晶体管控制开断.每个string和相 ...